# Lógica e Sistemas Digitais - 7

Latches Flip-flops

(a)

PAL Sequencial

ISEL

Departamento de Engenharia de Electrónica e Telecomunicações e de Computadores Lisboa

Mário Araújo

2016-1

Num circuito Combinatório as saídas são unicamente controladas pelas entradas. Com Realimentação, as entradas deixam de ser os únicos intervenientes a determinar as saídas e o circuito diz-se Sequencial.



Elemento básico de uma CÉLULA DE MEMÓRIA ELEMENTAR constituída por 2 inversores (número par) em cascata com malha de REALIMENTAÇÃO (FEEDBACK LOOP).

No circuito em cima é possível armazenar um 1 (ou um 0) para sempre.



CÉLULA DE MEMÓRIA ELEMENTAR com interrupção selectiva da malha de REALIMENTAÇÃO (FEEDBACK LOOP).

Interrompendo selectivamente a malha de realimentação (modo STORE) é possível alterar o valor armazenado e forçar um novo valor na célula.



Célula de memória elementar modificada pela adição das entradas S e R à malha de REALIMENTAÇÃO.

A entrada **S**=1 (com R=0) permite forçar a saída Q a 1 (**SET**).

A entrada **R**=1 (com S=0) permite forçar a saída Q a 0 (**RESET**).

Nos modos SET e RESET a malha de realimentação é interrompida e o circuito torna-se combinatório.







 $Q^+ = S + R' Q$ 

LATCH S-R (tal como FLIP-FLOP): dispositivo que armazena 1 bit de informação que pode ser mantido indefinidamente num qualquer de dois estados (0 ou 1), comutando de um para o outro por activação de entradas S e R.

Um circuito com uma Malha de Realimentação é sempre uma variação de um Latch S-R.

O valor da saída do LATCH, e genericamente dum elemento de memória, designa-se habitualmente por **ESTADO**.

Um LATCH tem 2 estados possíveis: 0 ou 1. Os níveis de tensão na saída Q definem os estados do LATCH.

A equação acima, designada EQUAÇÃO CARACTERÍSTICA, descreve de que forma é modificado o valor da saída Q. O próximo valor da saída Q será doravante designado por Q<sup>+</sup> (ESTADO SEGUINTE) e pode ser representado por uma expressão booleana função das entradas S e R e do valor actual da saída Q (ESTADO ACTUAL) antes da actualização das entradas.

A saída QN (Q NOT) é também frequentemente designada por Q' ou Q\_L. A notação QN é preferível porque, apesar de QN ser normalmente o complemento da saída Q, isso nem sempre acontece, como se verá.







LATCH S-R implementado com portas NAND a partir do circuito inicial.



# LATCH S-R (SET-RESET)







Símbolo do LATCH S-R com entradas **ACTIVE-HIGH** 

Implementação do LATCH S-R com portas NOR (RESET OVERRIDES SET)

Implementação do LATCH S-R com portas NAND (SET OVERRIDES RESET)

| S | R | Q | Q <sup>+</sup> | Modo                |
|---|---|---|----------------|---------------------|
| 0 | 0 | Q | Q              | HOLD (MANUTENÇÃO)   |
| 0 | 1 | - | 0              | Reset (Forçado a 0) |
| 1 | 0 | _ | 1              | SET (FORÇADO A 1)   |
| 1 | 1 | _ | _              | ESTADO INDEFINIDO   |

Tabela funcional do LATCH S-R.

Q - ESTADO ACTUAL

Q<sup>+</sup> – ESTADO **SEGUINTE** 



O estado INDEFINIDO (também designado ILEGAL ou PROIBIDO) não pode ser memorizado e não tem significado (o valor real depende da implementação em NAND ou NOR) e é tratado como indiferença.

$$Q^+ = S + R' Q$$

Equação caraterística do LATCH S-R.

A EQUAÇÃO CARACTERÍSTICA

 $Q^+ = f(Q, S, R)$  descreve a resposta funcional às entradas de controle, e não o comportamento temporal do LATCH.



Observação do RACING numa implementação do LATCH S-R com portas NOR.

As 2 entradas a 1 ao mesmo tempo forçam ambas as saídas a 0, sobrepondo-se à malha de REALIMENTAÇÃO. Se as duas entradas voltarem a 0 simultaneamente, a saída oscila com um período igual ao do atraso da malha. Esta condição é denominada RACE (corrida). Para atrasos dissimilares entre as duas portas, a porta mais rápida estabilizará a 1 e a menos rápida a 0. Nestas condições, a entrada que primeiro regressar a 0 perderá o controle do latch.







As entradas S e R são activas em 0 como patente na tabele abaixo.



Implementação do LATCH S-R com entradas ACTIVE-LOW com portas NAND.

Símbolo do LATCH S-R com entradas ACTIVE-LOW.

| S_L | R_L | Q | Q <sup>+</sup> |
|-----|-----|---|----------------|
| 0   | 0   | _ | _              |
| 0   | 1   | _ | 1              |
| 1   | 0   | _ | 0              |
| 1   | 1   | Q | Q              |

Tabela funcional do LATCH S-R com entradas ACTIVE-LOW.







A entrada **E** habilitadora ou de ENABLE permite controlar a aplicação das entradas de SET e de RESET ao LATCH.



Símbolo do LATCH S-R-E.

Implementação do LATCH S-R-E a partir de um LATCH S-R.

No Latch **S–R–E** Controlado ou Sincronizado **o** comportamento depende do nível na entrada de controlo E (ENABLE):

- Quando activa, permite que as restantes entradas regulem o funcionamento do LATCH.
- Quando inactiva inibe qualquer mudança.

| E | S | R | Q | Q <sup>+</sup> |
|---|---|---|---|----------------|
| 0 | - | - | Q | Q              |
| 1 | 0 | 0 | Q | Q              |
| 1 | 0 | 1 | _ | 0              |
| 1 | 1 | 0 | _ | 1              |
| 1 | 1 | 1 | - | _              |

Tabela funcional do LATCH S-R-E.









Síntese de um Latch D a partir de um Latch S-R-E.

| E | D | Q <sup>+</sup> |
|---|---|----------------|
| 0 | - | Q              |
| 1 | 0 | 0              |
| 1 | 1 | 1              |

Tabela funcional de um LATCH D.

Diagrama temporal de evolução do estado da saída Q a partir da evolução lógica das entradas D e E.



Um dos modos de eliminar o estado indefinido no S-R LATCH consiste em assegurar que as entradas S e R são sempre complementares. Obtém-se assim o LATCH **D**, que tem apenas 2 entradas:

- **D** (D de DELAY inicialmente, mas hoje conotado também com DATA).
- E (ENABLE).



## FLIP-FLOP D EDGE-TRIGGERED



Símbolo lógico de um FLIP-FLOP D sensível à transição ascendente (POSITIVE EDGE-TRIGGERED).

| Q | Q <sup>+</sup> | D |
|---|----------------|---|
| 0 | 0              | 0 |
| 0 | 1              | 1 |
| 1 | 0              | 0 |
| 1 | 1              | 1 |

Tabela de Transição de Estados ou Tabela de Excitação de um FLIP-FLOP D.

| CLK          | D | Q <sup>†</sup> |
|--------------|---|----------------|
| $\uparrow$   | 0 | 0              |
| $\uparrow$   | 1 | 1              |
| 0            | _ | Q              |
| 1            | _ | Q              |
| $\downarrow$ | _ | Q              |

Tabela funcional de um FLIP-FLOP D .



Símbolo lógico de um FLIP-FLOP D sensível à transição descendente (NEGAITIVE EDGE-TRIGGERED).

Os FLIP-FLOPS EDGE-TRIGGERED são geralmente compostos por dois LATCHES ligados em série e lógica adicional como patente no slide seguinte. Permitem sincronizar o armazenamento da informação com as transições de um sinal de referência designado CLOCK.

Um FLIP-FLOP D NEGATIVE EDGE-TRIGGERED tem um comportamento semelhante POSITIVE EDGE-TRIGGERED, mas a comutação (mudança de estado, se houver caso disso) verifica-se agora no bordo descendente do relógio e não no ascendente.

A tabela de Transição de Estados ou Tabela de Excitação mostra o valor de D que tem de ser colocado na entrada D, de modo a se obter a transição de estados indicada entre o ESTADO PRESENTE e o ESTADO SEGUINTE.





Síntese de um FLIP-FLOP D sensível à transição ascendente (POSIITIVE EDGE-TRIGGERED) a partir de dois Latch D.

Diagrama temporal de evolução do estado da saída a partir da evolução lógica das entradas D e CLK.

Quando CLK está a 1, o LATCH D designado MASTER está isolado de possíveis variações na entrada mantendo o estado anterior.

O LATCH D designado SLAVE, por seu lado, está receptivo ao estado que o bloco MASTER impõe na sua entrada, e assume esse estado.

O estado do bloco SLAVE (e do FLIP-FLOP D) fica, portanto, igual ao do master .

Quando CLK está a 0, o bloco SLAVE está completamente isolado do bloco MASTER e o estado do FLIP-FLOP está estável.

O MASTER, pelo contrário, está agora totalmente aberto à influência da entrada D e assume o estado que esta lhe impõe.







Flip-flop que comuta nos bordos **ascendentes** dos impulsos de relógio.

Indicador de entrada dinâmica.



Flip-flop que comuta nos bordos **descendentes** dos impulsos de relógio.

| MILLISECOND | ms | 10 <sup>-3</sup> s  | KILOHERTZ | KHz | 10 <sup>3</sup> Hz  |
|-------------|----|---------------------|-----------|-----|---------------------|
| Microsecond | μs | 10 <sup>-6</sup> s  | MEGAHERTZ | MHz | 10 <sup>6</sup> Hz  |
| Nanosecond  | ns | 10 <sup>- 9</sup> s | GIGAHERTZ | GHz | 10 <sup>9</sup> Hz  |
| PICOSECOND  | ps | 10 <sup>-12</sup> s | TERAHERTZ | THz | 10 <sup>12</sup> Hz |

Período :  $\tau = t_{HIGH} + t_{LOW}$  (em Segundos)

Frequência:  $f = 1/\tau$  (em Hertz)

DUTY CYCLE :  $t_H/(t_H + t_L)$  (em %)

ou :  $t_1 / (t_H + t_1)$  (FACTOR DE FORMA)

Nomenclatura e simbologia de unidades de frequência e tempo relativas a impulsos de relógio.







Diagrama Temporal das saídas Q em Latch D e em Flip-flop D.

Deve ser feita a distição entre os circuitos biestáveis de memória do tipo LATCH e do tipo FLIP-FLOP.

- Os Latches mudam as saídas imediatamente (se o ENABLE estiver a 1) após uma variação nas entradas (as saídas são transparentes). Não têm CLOCK.
- Se as entradas de um LATCH mudam enquanto o ENABLE está a 1, o seu estado muda imediatamente. Esta mudança pode implicar novas mudanças de estado noutros LATCHES, o que pode originar uma sequência imprevisível de mudanças de estado num circuito com vários LATCHES concatenados.
- Os FLIP-FLOPS EDGE-TRIGGERED mudam as saídas apenas quando há uma transição do relógio e ignoram o pulso enquanto este se mantém num valor constante.







Latch S-R: diagrama de estados.

Latch D: diagrama de estados.

O DIAGRAMA DE ESTADOS de LATCHES e FLIP-FLOPS constrói-se a partir de círculos representativos dos ESTADOS e setas a ligá-los. As setas vão dos ESTADOS ACTUAIS para os ESTADOS SEGUINTES e representam as transições entre os estados.

Junto a cada seta coloca-se uma indicação dos valores lógicos das entradas que ocasionam essa transição.

Cada círculo representativo de um estado contem inscrito a saída activa nesse estado, ou uma notação equivalente como a do desenho em cima (em vez de Q=1 pode inscrever-se apenas Q, e Q=0 pode substituir-se por QN).

Pode em alternativa utilizar-se o fluxograma-ASM (de ALGORITHMIC STATE MACHINE) representado à direita para o FLIP-FLOP D edge-triggered. Esta notação, em que os círculos são substituídos por rectângulos, e as **entradas** figuram dentro de **losangos** que simbolizam decisões binárias, será desenvolvida em profundidade dois capítulos mais à frente. Os impulsos de relógio estão subentendidos e não se representam.



Fluxograma ASM do Flipflop D edge-triggered.



Símbolo lógico de um FLIP-FLOP J-K LEADING EDGE-TRIGGERED.

| CLK          | J | K | Q <sup>+</sup> | Modo                          |
|--------------|---|---|----------------|-------------------------------|
| $\uparrow$   | 0 | 0 | Q              | HOLD (RETENÇÃO)               |
| $\uparrow$   | 0 | 1 | 0              | RESET SÍNCRONO                |
| $\uparrow$   | 1 | 0 | 1              | SET SÍNCRONO                  |
| $\uparrow$   | 1 | 1 | Q'             | Toggle (Inversão<br>Síncrona) |
| 0            | _ | - | Q              |                               |
| 1            | _ | _ | Q              |                               |
| $\downarrow$ | - | - | Q              |                               |

Tabela funcional de um FLIP-FLOP J-K LEADING EDGE-TRIGGERED.

| Q | Q <sup>+</sup> | J | K |
|---|----------------|---|---|
| 0 | 0              | 0 | _ |
| 0 | 1              | 1 | _ |
| 1 | 0              | _ | 1 |
| 1 | 1              | _ | 0 |

Tabela de Transição de Estados ou Tabela de Excitação de um FLIP-FLOP J-K LEADING EDGE-TRIGGERED.



Símbolo lógico de um FLIP-FLOP J-K TRAILING EDGE-TRIGGERED).



Síntese de um FLIP-FLOP J-K LEADING EDGE-TRIGGERED partir de um FLIP-FLOP D EDGE-TRIGGERED.



Diagrama temporal de evolução do estado da saída Q a partir da evolução lógica das entradas J e K.





| CLK          | I | Q <sup>+</sup> | Modo                          |
|--------------|---|----------------|-------------------------------|
| $\uparrow$   | 0 | Q              | Hold (Retenção)               |
| $\uparrow$   | 1 | Q'             | Toggle (Inversão<br>Síncrona) |
| 0            | _ | Q              |                               |
| 1            | _ | Q              |                               |
| $\downarrow$ | _ | Q              |                               |



Símbolo lógico de um FLIP-FLOP T LEADING EDGE-TRIGGERED. Tabela de funcional de um FLIP-FLOP T LEADING EDGE-TRIGGERED. Tabela de Transição de Estados ou Tabela de Excitação de um FLIP-FLOP T LEADING EDGE-TRIGGERED. Síntese de um FLIP-FLOP T LEADING EDGE-TRIGGERED partir de um FLIP-FLOP J-K EDGE-TRIGGERED.







Diagrama temporal de evolução do estado da saída Q a partir da evolução lógica da entrada T .





Fluxograma ASM do FLIP-FLOP D EDGE-TRIGGERED.

| Q | Q <sup>+</sup> | D | J | K | I |
|---|----------------|---|---|---|---|
| 0 | 0              | 0 | 0 | _ | 0 |
| 0 | 1              | 1 | 1 | _ | 1 |
| 1 | 0              | 0 | _ | 1 | 1 |
| 1 | 1              | 1 | _ | 0 | 0 |

Tabela de Transição de Estados para os FLIP-FLOPS EDGE-TRIGGERED.



Fluxograma ASM do FLIP-FLOP JK EDGE-TRIGGERED



Fluxograma ASM do FLIP-FLOP T EDGE-TRIGGERED.

$$Q^+ = S + R' Q$$
 LATCH S-R

$$Q^+ = D$$
 Latch D e Flip-flop D

$$Q^+ = J Q' + K' Q$$
 FLIP-FLOP J-K

$$Q^+ = Q'$$
 FLIP-FLOP T

Equações características para LATCHES e FLIP-FLOPS EDGE-TRIGGERED.



Instituto Superior de Engenharia de Lisboa

A análise comparativa dos fluxogramas permite verificar que nos flip-flops D e T a evolução de estados é condicionada por uma só variável.

No flip-flop T a condição T=1 é determinante para a mudança de estado (com T=0 o flip-flop mantém-se inactivo sempre no mesmo estado, 0 ou 1).

No flip-flop D, a condição D=1 só determina a mudança de estado se o flip-flop estiver anteriormente em 0, determinando a permanência se estiver em 1.

Igualmente, a condição D=0 só determina a mudança de estado se o flip-flop estiver anteriormente em 1, determinando a permanência se estiver em 0.

No flip-flop J-K a evolução de estados depende de 2 variáveis independentes. No estado 0, só J é determinante da evolução, sendo o estado seguinte igual ao valor de J. No estado 1 só K é determinante, sendo o estado seguinte igual ao valor de K'.

Da comparação (justaposição) dos 3 diagramas pode inferir-se a síntese de qualquer flip-flop a partir dos outros 2. Por exemplo, observando os caminhos em que T=1 e D=1 obtêm-se as equações em baixo.



Síntese de um FLIP-FLOP J-K LEADING EDGE-TRIGGERED a partir de um FLIP-FLOP T EDGE-TRIGGERED.



Síntese de um FLIP-FLOP T LEADING EDGE-TRIGGERED a partir de um FLIP-FLOP D EDGE-TRIGGERED.







Símbolos lógicso de flip-flops com entradas assíncronas PR e CLR de natureza ACTIVE-HIGH – à esquerda - e ACTIVE-LOW – à direita.

Há flip-flops que incluem entradas adicionais **Assíncronas** que permitem fazer o **PR**ESET (ou SET) e o **C**LEAR (ou RESET) independentemente do relógio. Estas entradas são predominantes relativamente ao relógio, e permitem a colocação do flip-flop num determinado estado inicial (após POWER-ON). Estas entradas só devem ser activadas uma de cada vez.

A designação preferencial de Preset e de Clear é feita para marcar a distinção das entradas de Set e de Reset já referidas. Portanto:

- Entrada **Síncrona**: o seu efeito só se faz sentir nas saídas no flanco do relógio.
- Entrada **Assíncrona**: o seu efeito faz-se sentir nas saídas imediatamente após a sua activação, não dependendo dos impulsos do relógio.

As entradas D, J-K e T são sempre Síncronas com o relógio.





Dual D-type positive-edge triggered flip-flops with Preset and Clear



Dual J-K' positive-edge triggered flip-flops with Preset and Clear



Dual J-K negative-edge triggered flip-flops with Preset and Clear

Configuração dos pinos dos circuitos 74 x 74, 74 x 109 e 74 x 112.





Valores típicos **SETUP TIME e HOLD TIME** para um flip-flop D rising edge triggered:

$$t_{SETUP} = t_{SU} = 1.8 \text{ ns}$$

$$t_{SETUP} = t_{SU} = 1.8 \text{ ns}$$
  
 $t_{HOLD} = t_{H} = 0.5 \text{ ns}$ 

Tempos de Preparação e de Manutenção.

 $t_{\text{SETLIP}}$  ou  $t_{\text{SLI}}$  (Setup Time ou Tempo de Preparação) é a duração mínima do intervalo de tempo antes da transição de relógio, durante o qual as entradas de dados não podem variar (por forma a ser evitada uma situação em que a reacção do flip-flop fique dependente de um race entre sinais dentro do circuito e se torne não previsível).

 $t_{\text{HOLD}}$  ou  $t_{\text{H}}$  (Hold Time ou Tempo de Manutenção) é a duração mínima do intervalo de tempo após a transição de relógio, durante o qual as entradas de dados não podem variar.

Se, por exemplo, a entrada D de um flip-flop D mudar em qualquer momento dentro das janelas temporais de  $t_{\text{SETLIP}}$  e  $t_{HOLD}$ , a saída Q do flip-flop não pode ser garantida.

Os parâmetros temporais são medidos em torno do bordo activo do sinal de relógio (bordo de comutação).

As entradas assíncronas PR (Set ou Preset) e CLR (CLEAR ou RESET) não têm tempos de preparação e manutenção associados.



Instituto Superior de Engenharia de Lisboa

 $t_{ extsf{pW}}$  - duração mínima de um impulso de relógio (w: width)

 $t_{\text{pLH}}$  - tempo de atraso ou de propagação (pLH: propagation Low-to-High)

t<sub>pHL</sub> - tempo de atraso ou de propagação (pHL: propagation High-to-Togas as medições são feitas a partir do bordo ascendente do relógio.



Tempos de Propagação.

$$t_{pD} \leq \tau - t_{SU} \Longrightarrow \tau \geq t_{pD} + t_{SU} \Longrightarrow f_{CLK} \leq 1/\left(t_{pD} + t_{SU}\right)$$

t<sub>pD</sub> (PROPAGATION DELAY TIME, TEMPO DE PROPAGAÇÃO OU TEMPO DE ATRASO) é o intervalo de tempo que decorre entre o instante em que ocorre o bordo activo do sinal de relógio e o instante em que ocorre a actualização das saídas.

O tempo de propagação deve ser distinguido consoante ocorrer um bordo ascendente ou um bordo descendente numa saída Q de um flip-flop, em resposta ao aparecimento de um bordo de comutação. Se na saída Q ocorrer uma transição do nível L para o nível H, o tempo de propagação designa-se por  $t_{\rm pLH}$ , no caso contrário designa-se por  $t_{\rm pHL}$ , sendo que  $t_{\rm pLH}$  e  $t_{\rm pHL}$  podem ter valores diferentes.

**t**<sub>pW</sub> (PULSE WIDTH, LARGURA MÍNIMA DO IMPULSO DE RELÓGIO). Para um valor de t<sub>w</sub> muito baixo, e para uma frequência de relógio muito elevada o circuito deixa de funcionar correctamente.



O primeiro andar A recolhe em  $\mathbf{Q}_{\mathbf{A}}$  o novo valor de D ao mesmo tempo que o segundo andar B recolhe em  $\mathbf{Q}_{\mathbf{B}}$  o valor corrente  $\mathbf{Q}_{\mathbf{A}}$  do primeiro andar.



Ligação em série de flip-flops.



Observação dos tempos de Setup ( $t_{SU}$ ), de Hold ( $t_{H}$ ) e de Propagação ( $t_{pLH}$  ou  $t_{pHL}$ ) para o circuito em cima.

Nos sistemas síncronos há que observar uma metodologia de sincronização temporal que garanta, para o adequado funcionamento do circuito, que:

- Nenhum flip-flop mude de estado mais do que uma vez durante o mesmo evento de relógio.
- As entradas dos flip-flops estejam estáveis durante o tempo de Setup (t<sub>SU</sub>) antes do flanco de relógio, e durante o tempo de Hold (t<sub>H</sub>) depois do flanco de relógio.
- A variação de Q<sub>A</sub> provocada pelo primeiro evento de relógio (figura ao lado), chegue à entrada D<sub>B</sub> do segundo flip-flop um tempo de SETUP (t<sub>SU</sub>) antes do segundo flanco de relógio, para garantia da condição de SETUP.

Sendo o tempo de propagação  $(t_{pLH} \text{ ou } t_{pHL})$  de um flip-flop genericamente muito superior ao tempo de HOLD  $(t_H)$ , a verificação da condição de HOLD não constitui normalmente problema.

Os diversos flip-flops podem reagir em tempos diferentes dentro das suas especificações — por exemplo, a de um tempo de propagação máximo de 20 ns, e a de um tempo de propagação típico de 15 ns.







A acção de abertura de comutadores SPST (SINGLE-POLE-SINGLE-THROW) utilizados neste exemplo não provoca intermitências na transição de nível lógico de 0 para 1 observada em X.



Imagem real de uma transição com BOUNCE como visualizada num osciloscópio.

A acção de fecho de comutadores SPST provoca, antes de se estabilizar, uma transição pulsada em vez de uma transição 'limpa' na passagem de nível lógico de 1 para 0 em X, designado por BOUNCE (RESSALTO). Este ressalto existe associado a interruptores e relés. É produzido no instante da abertura ou do fecho dos contactos, dependendo do modo de ligação, e pode durar alguns milissegundos (tipicamente menos de 20 ms). É devido primordialmente à vibração dos contactos mecânicos e elasticidade e momento dos corpos.

Este efeito pode tornar-se relevante e indesejável no caso de circuitos digitais sequenciais cujos tempos de reacção são da ordem dos nano segundos. Se não for eliminado através de um circuito Anti-Ressalto ou de **Debounce** conduzirá à geração de **várias transições** por cada actuação do interruptor ou comutador. No slide seguinte dão-se exemplos de 3 circuitos de Debounce para interruptores DPST. Quando se trata do Bounce aos terminais de um interruptor SPST (SINGLE-POLE-SINGLE-THROW) torna-se necessário utilizar um circuito do tipo filtro passa baixo, e ainda portas lógicas com características de entrada Schmitt-trigger.





Circuito de DEBOUNCE baseado num flip-flop S-R associado a comutadores **SPDT** (SINGLE-POLE-DOUBLE-THROW), do tipo BRAKE BEFORE MAKE, com o ponto médio à massa e dois fios de interligação.



Circuito de Debounce numa versão equivalente simplificada.



Temporização do DEBOUNCE realizada com o circuito acima.



Circuito de DEBOUNCE baseado num comutador do mesmo tipo do em cima mas com um único fio de interligação.





Comparador série simplificado utilizando um flip-flop D.



- 1. Memória inicializada a 0 (C<sub>IN</sub> inicial = 0)
- 2. Sincronização temporal das entradas, saídas e do flip-flop D (memória de 1 bit)

Somador série simplificado utilizando um flip-flop D, um Full Adder (FA), e lógica auxiliar.



Dão-se dois exemplos: o de um módulo comparador série de dois números X e Y de n bits, e o de um módulo somador série de dois números A e B de n bits.

#### **COMPARADOR SÉRIE**

Assume-se que os sucessivo valores de X<sub>i</sub> e Y<sub>i</sub> estão disponíveis em cada impulso de relógio às entradas. O flip-flop D terá de ser inicializado a 1 (por exemplo através de um PRESET assíncrono não evidenciado na fig.). Se ao fim de n-clocks a saída EQ se mantiver a 1 pode concluir-se que os números X e Y são iguais, de contrário que são diferentes.

#### SOMADOR SÉRIE

O flip-flop D é inicializado a 0 (por um clock à parte dos n necessários para produzir a soma de número de n bits). Ao ritmo de cada clock o flip-flop vai acumulando os Carry-out parciais da soma de cada par de bits  $A_i$  e  $B_i$ , presentes à, a começar pelos LSB.

A soma S<sub>i</sub> aparece em S para ser colhida bit a bit, pela ordem do LSB em primeiro lugar, e do MSB em último.





Diagrama Lógico da PAL 16R8.

Numa estrutura PAL sem flip-flops, a saída da função posta disponível num pino de saída também pode ser disponibilizada na matriz de programação, permitindo por realimentação positiva constituir elementos de memória. Esta solução, seria consumidora de um elevado número de recursos, razão pela qual, os fabricantes põem disponíveis PALs incluindo já flip-flops na estrutura da macro-célula de saída.

Algumas PALs permitem definir comportamento D, T ou D-latch a esse flipflop de saída e definir se o clock tem origem no pino de clock ou num termo produto específico.

Na Fig. as saídas negadas dos flip-flops tipo-D duma PAL sequencial são realimentadas para a malha AND-OR. Isto facilita a implementação de circuitos sequenciais como contadores e de registos de deslocamento.





A firma Lattice Semiconductor introduziu em 1985 a GAL (Generic Array Logic) 16V8, um dispositivo percursor da PAL.

A firma AMD apresentou logo de seguida a PALCE16V8 ('C' de CMOS e 'E' de Erasable).

Há tipos de PAL como a 16L8 que só implementam funções combinatórias porque não possuem nem Latches nem Flip-flops.

A primeira geração de PAL sequencial, em que as saídas continham já elementos de memória, surgiu com a designação PAL16R8. Tem 8 entradas e 8 oito saídas com flip-flops tipo D (com uma entrada de relógio comum a todos e uma entrada de controlo comum a todas as portas tri-state de saída).

O facto de uma saída estar à partida definida como combinatória ou sequencial restringe consideravelmente o tipo de PAL a um projecto. Para ultrapassar esta limitação, surgiram as famílias de PAL em que cada macrocélula podia ser configurada individualmente como combinatória ou como sequencial.





Na PAL 16R8 as 8 saídas dos 8 flip-flops (negadas e não negadas) estão disponíveis na matriz AND-OR antes de passar pelas portas tri-state (e portanto independentemente do seu estado).

A PAL 16R6 (slide seguinte) é uma variante da PAL 16R8 que omite 2 flip-flops em 2 pinos de saída (O1 e O8), que se tornam pinos bidirecionais (com a designação IO1 e IO8), servindo tanto de entrada como se saída (combinatória), com um controle separado do buffer tri-state (como na PAL 16L8).

As entradas da matriz AND-OR desta PAL são: as 8 entradas primárias (I1 a I8), as 6 saídas sequenciais com registo tipo D, e os 2 pinos bidirecionais IO1 e IO8.



|             | CLK                  |                                                                                                                                | 19 |
|-------------|----------------------|--------------------------------------------------------------------------------------------------------------------------------|----|
|             | I <sub>1</sub>       | 0,                                                                                                                             |    |
| 3           |                      | 0                                                                                                                              | 18 |
| 4           | 12                   | 02                                                                                                                             | 17 |
| 5           | 13                   | 03                                                                                                                             | 16 |
| 6           | l <sub>4</sub>       | 04                                                                                                                             | 15 |
| 7           | 1 <sub>5</sub>       | 05                                                                                                                             | 14 |
| 8           | <sup>1</sup> 6       | 06                                                                                                                             | 13 |
| 9           | <sup>1</sup> 7       | $   \begin{array}{ccc}     O_1 \\     O_2 \\     O_3 \\     O_4 \\     O_5 \\     O_6 \\     O_7 \\     O_8 \\   \end{array} $ | 12 |
| <u>11</u> 0 | I <sub>8</sub><br>OE | 08                                                                                                                             |    |

Símbolo lógico da PAL 16R8.

- 20 pinos
- Pino 1: CLK
- Pino 11: OE\_L (Output Enable)
- Matriz AND 64x32
- 8 Termos Produto por Saída
- 8 Entradas Primárias (I1 a I8)
- 16 Entradas AND
- 0 Saídas Combinatórias
- 0 Saídas Bidirecionais
- 8 Saídas Registadas (O1 a O8)





PAL 16R6

| 1<br>2<br>3<br>4<br>5 | CLK I <sub>1</sub> I <sub>2</sub> I <sub>3</sub> | 10 <sub>1</sub><br>0 <sub>2</sub><br>0 <sub>3</sub>          | 19<br>18<br>17<br>16 |
|-----------------------|--------------------------------------------------|--------------------------------------------------------------|----------------------|
| 2<br>3<br>4           | l <sub>1</sub>                                   | $     \begin{array}{c}                                     $ | 18<br>17             |

Símbolo lógico da PAL 16R6.

- 20 pinos
- Pino 1: CLK
- Pino 11: OE\_L (Output Enable)
- Matriz AND 64x32
- 8 Termos Produto por Saída
- 8 Entradas Primárias
- 16 Entradas AND
- 2 Saídas Bidirecionais
- 6 Saídas Registadas





Arquitectura da PAL22V10 com as tabelas das configurações da saída.

Instituto Superior de Engenharia de Lisboa

ISEL-DEETC



O número de termos produto por cada uma das 10 Macrocélulas da 22V10 (de 24 pinos) é variável de 8 a 16 como indicado :

Pino 1 – Clock e Entrada

Pinos 2 a 11 e 13 – Entradas (12 no total com o Clock)

Pinos 14, 23 – IO Programável com 8 Termos Produto

Pinos 15, 22 – IO Programável com 10 Termos Produto

Pinos 16, 21 – IO Programável com 12 Termos Produto

Pinos 17, 20 – IO Programável com 14 Termos Produto

Pinos 18, 19 – IO Programável com 16 Termos Produto.

Cada um dos 10 flip-flops recebe três sinais comuns:

- um RELÓGIO (CLOCK) activo no flanco ascendente proveniente do pino 1;
- um Preset síncrono (SP) proveniente de um único termoproduto comum para colocar todos os flip-flops a 1 no flanco ascendente do Clock;
- um RESET ASSÍNCRONO (AR) proveniente de um único termo-produto comum para colocar todos os flip-flops a 0 em modo assíncrono.



LINHA DE ENABLE PROGRAMÁVEL E PORTA AND ASSOCIADA PARA CONTROLO DO BUFFER TRI-STATE



Pino I/O bidireccional programável por controlo do Buffer Tri-state.



Tri-state activo, pino I/O configurado como SAÍDA.

Existe para cada um dos BUFFERS TRI-STATE de saída um termo produto que o controla e permite conferir ao pino I/O a natureza bidireccional.

Quando o pino for configurado como saída, o BUFFER TRI-STATE está activo (enabled, com a saída do AND de controlo a 1).

Quando o pino for configurado como entrada, o BUFFER TRI-STATE está inactivo (disabled, com a saída do AND de controlo a 0).



Tri-state inactivo, pino I/O configurado como ENTRADA.





 Cada uma das 10 Macrocélulas de saída pode assumir uma de quatro configurações possíveis:

- saída Combinatória Active-high
- saída Combinatória Active-Low
- saída Sequencial Active-High
- saída Sequencial Active-Low.
- Os dois bit de configuração são SO e S1. As saídas combinatórias não passam pelo flip-flop.
- A realimentação combinatória é feita a partir da saída do BUFFER TRI-STATE inversor, e só é possível se o pino I/O correspondente configurado como saída.
- A realimentação sequencial (da matriz AND programável) é feita com a saída complementada do flipflop respectivo.



Circuito lógico equivalente da MACROCÉLULA equivalente após configuração



Lógica e Sistemas Digitais - 7

CLK



20 Portas OR

## PAL ATF750 CLK/I<sub>1</sub> 1O<sub>1</sub> 102 103 $10_4$ 105 106 10-10 108 109 <sup>1</sup>10 11 1010 <sup>1</sup>11 13

Símbolo lógico da PAL ATF750C.

O número de Termos Produto por cada uma das 10 Macrocélulas da ATF750 (de 24 pinos) é variável de 2x4 a 2x8 como indicado:

Pino 1 – Clock e Entrada I<sub>1</sub>

Pinos 2 a 11 e 13 – Entradas I<sub>2 a</sub> I<sub>12</sub>

Pinos 14, 23 – IO10 e IO1 Programáveis com 2x4=8 Termos Produto

Pinos 15, 22 – IO9 e IO2 Programáveis com 2x5=10 Termos Produto

Pinos 16, 21 – IO8 e IO3 Programáveis com 2x6=12 Termos Produto

Pinos 17, 20 – IO7 e IO4 Programáveis com 2x7=14 Termos Produto

Pinos 18, 19 – IO6 e IO5 Programáveis com 2x8=16 Termos Produto

Macrocélula da PAL ATF750 correspondente às saídas IO5 e IO6 (que possuem 8 Termos Produto associados a cada um dos dois Termos Soma).



Matriz AND programável

de 84 colunas e 171 linhas



A PAL ATF750C/CL é um superset da PAL 22V10.

Tem o mesmo pin-out, o mesmo número de entradas, de saídas e de macrocélulas mas apresenta uma maior densidade de integração.

Possui 2 flip-flops por Macrocélula num total de 20 que podem ser configurados individualmente como sendo do tipo D ou do tipo T.

O sinal de relógio (CLK) e de RESET ASSÍNCRONO (AR) de cada um dos flip-flops pode ser controlado individualmente por um termo produto. Um multiplexer permite seleccionar a origem do sinal de relógio aplicado a cada um dos flip-flops.

O SET SÍNCRONO de todos os flip-flops é controlado por um sinal síncrono comum a todos proveniente de um termo produto.

Macrocélula da PAL ATF750 configurável pelos selectores  $S_0$  a  $S_2$  e com polaridade de saída programável.





A programação duma macrocélula da PAL ATF750 inclui a configuração do pino correspondente como entrada, saída ou entrada/saída e do sinal de controlo do tristate de saída. Um pino de saída ou de entrada/saída pode ser configurado como combinatório ou sequencial.

Num flip-flop, é necessário configurar as entradas de reset (AR), preset (SP) e de relógio, bem como o tipo de flip-flop (D ou T).

As extensões CUPL válidas para esta PAL são: OE (controlo do tri-state de saída), AR, SP, D, T, DFB (sinais associados aos flip-flops), CK, CKMUX (sinais associados à configuração do sinal de relógio) e IO (sinal associado à identificação da realimentação do pino).



- .AP PRESET assíncrono do flip-flop
- .AR RESET assíncrono do flip-flop
- .CE Entrada ENABLE de flip-flop tipo D
- .CK Clock programável de flip-flop
- .CKMUX Selecção de clock
  - .D Entrada D de flip-flop tipo D
  - .DFB Ligação de retorno registada (de flip-flop tipo D)
  - .DQ Saída Q de flip-flop tipo D
  - .INT Ligação interna de retorno registada
  - .IO Selecção de ligação de retorno
  - .J Entrada J de flip-flop tipo JK
  - .K Entrada K de flip-flop tipo JK
  - .L Entrada D de latch transparente
  - .LE ENABLE de latch programável
  - .LQ Saída Q de latch transparente
  - .OE Entrada de controlo tri-state
  - .R Entrada R de flip-flop tipo SR
  - .S Entrada S de flip-flop tipo SR
  - .SP PRESET síncrono de flip-flop
  - .T Entrada T de flip-flop tipo T
  - .TFB Ligação de retorno registada (de flip-flop tipo T)

### Extensões possíveis na linguagem CUPL.

Algumas das extensões possíveis no CUPL só são aplicáveis a determinados dispositivos programáveis.



Os sinais AR (reset assíncrono) dos flip-flops são configurados individualmente com um termo produto. O sinal SP (preset síncrono) dos flip-flops é comum a todos e é configurado como um único termo produto. Os three-states de saída também são configurados individualmente através dum termo produto. As extensões do CUPL utilizadas são .AR, .SP e .OE.

```
O23.ar = I1; Troço de linguagem CUPL
O23.sp = I2; exemplificando a atribuição
O23.oe = I2 & I4; dos sinais AR, SP e OE.
O21.oe = 'b'1;
```

Cada um dos registos pode ser configurado com um sinal de relógio independente proveniente de um termo produto ou directamente do pino de relógio (pino 1). A configuração do sinal de relógio é feita com as extensões .CK e .CKMUX (sendo esta última utilizada para o clock síncrono proveniente do pino 1).

No caso de se pretender usar o sinal directamente do pino de relógio, é necessário associar um nome ao pino 1 que será depois atribuído à entrada de relógio do flip-flop, usando-se o nome do nó ou do pino a que está associado esse flip-flop, seguido da extensão .CKMUX.

No caso de se pretender usar um relógio proveniente de um termo produto, deve-se usar o nome do nó ou do pino a que está associado o flip-flop seguido da extensão .CK.

```
PIN 1 = sync_clk;

PIN [2,3]= [async_clk,en];

O22.ckmux = sync_clk;

O23.ck = async_clk & I1;

O2301.ck = sync_clk;

Troço de linguagem CUPL ilustrando a configuração dos sinais de relógio.
```

O flip-flop associado à saída O22 recebe um sinal de relógio directo do pino 1.

O flip-flop Q0 associado ao pino O23 (O23) recebe um sinal de relógio vindo de um termo produto (async\_clk & I1). O flip-flop Q1 associado ao nó O23 (O23Q1) recebe um sinal de relógio de um termo de produto, que neste exemplo é formado apenas pelo sinal aplicado ao pino 1 (sync\_clk).

O22 e o O23Q1 recebem o mesmo sinal de relógio, mas o primeiro recebe o sinal directamente, enquanto que o segundo recebe-o através de um termo produto.

Na PAL ATF750 cada flip-flop pode ser configurado como sendo do tipo D ou do tipo T usando-se as extensões .D ou .T, respectivamente, quando se definem as funções de entrada dos flip-flops.

```
O23.d = I1 & I2; Troço de linguagem CUPL ilustrando a identificação do tipo de flip-flop.
```



Instituto Superior de Engenharia de Lisboa

Qualquer que seja a configuração de uma MACROCÉLULA, um flip-flop não associado a um pino de saída é designado flip-flop INTERNO (BURIED).

Na PAL ATF750 o flip-flop Q1 é sempre interno, mas o flip-flop Q0 pode ser interno ou estar associado a um pino I/O. O flip-flop Q1 interno em cada macrocélula é identificado em CUPL por um número de nó (PINNODE NUMBER).

O flip-flop Q0 em CUPL é identificado por um número de nó quando usado como interno, e um número de pino (PIN NUMBER) quando associado a um pino I/O.

Exemplo: Q0, que pode ser identificado como PIN 17 ou PINNODE 38, e Q1 identificado como PINNODE 28, pertencem à mesma MACROCÉLULA. A identificação do flip-flop Q0 por um número de nó só deve ser feita quando Q0 é interno e o pino usado como uma entrada.

| Macrocélula<br>I/O Pin | Q0<br>PIN<br>NUMBER | Q0<br>Node<br>Number | Q1<br>Node<br>Number |
|------------------------|---------------------|----------------------|----------------------|
| 14                     | 14                  | 35                   | 25                   |
| 15                     | 15                  | 36                   | 26                   |
| 16                     | 16                  | 37                   | 27                   |
| 17                     | 17                  | 38                   | 28                   |
| 18                     | 18                  | 39                   | 29                   |
| 19                     | 19                  | 40                   | 30                   |
| 20                     | 20                  | 41                   | 31                   |
| 21                     | 21                  | 42                   | 32                   |
| 22                     | 22                  | 43                   | 33                   |
| 23                     | 23                  | 44                   | 34                   |

Identificação dos nós e dos pinos, correspondendo cada linha da tabela a uma macrocélula.

```
PIN [1, 2, 3, 4, 5] = [I1, I2, I3, I4, I5]; /* 5 pinos de entrada */

PIN [20, 21, 22, 23] = [O20, O21, O22, O23]; /* 4 pinos a usar como combinatórios ou sequenciais*/

PINNODE [34, 44, 31] = [O23Q1, O23Q0, O20Q1]; /* 3 nós internos, 2 com Q1 e um outro com Q0*/
```

Troço de linguagem CUPL exemplificando a atribuição de pinos e de nós para uma PAL ATF750.





Identificação dos pontos de realimentação.

Cada Macrocélula tem três caminhos de realimentação (feedback) para a matriz configurável, provenientes do:

- flip-flop Q0
- flip-flop Q1
- pino de saída.

Os caminhos de realimentação com origem nas saídas dos flipflops permitem a sua utilização independente da configuração dos pinos de entrada/saída.

No caso de uma saída **combinatória**, a realimentação vem sempre do próprio pino e é por isso identificada pelo nome do pino.

No caso de uma saída **registada**, a realimentação pode vir:

- do pino usando-se o nome do pino acompanhado da extensão .IO (ex. O23.IO), ou
- do registo Q0 associado (ex. O23 ), ou
- do registo Q1 associado (ex. O23Q1).



```
O23.d = I1 # I2; /* expressão de entrada do registo Q0 (O23) */
O23Q1.d = I2 & !I3; /* expressão de entrada do registo Q1 (O23Q1) */
O21 = O23.io /* feedback do pino da saída registada O23 */
# O23 /* feedback do registo Q0 (O23) */
# O23Q1 /* feedback do registo interno Q1 (O23Q1) */
```

Troço em CUPL com exemplificação dos pontos de realimentação.

No exemplo definiram-se as expressões de entrada dos registos Q0 (O23) e Q1 (O23Q1) da macrocélula correspondente ao pino de saída 23.

Atribuiu-se à saída O21 a soma lógica de 3 variáveis pertencentes à mesma macrocélula:

- o pino O23 (O23.io),
- a saída do registo Q0 (O23), e
- a saída do registo interno Q1 (O23Q1).



Identificação do ponto de realimentação com saída combinatória registada em Q0.

Se a saída for **combinatória** mas o seu valor for **registado** no flip-flop associado a essa saída, a realimentação a partir do flip-flop Q0 não pode usar o mesmo nome do pino (ex. O23).

Utiliza-se então a extensão .DFB associada ao nome do pino para identificar a saída do flip-flop Q0 (ex. O23.DFB).

```
O23 = I3;
O20.d = O23.dfb; /* atribuição ao flip-flop Q0 (O20) do valor realimentado vindo da saída do flip-flop Q0 (O23.dfb) */
```

Troço em CUPL com exemplificação do ponto de realimentação duma saída combinatória de valor registado.



## CONFIGURAÇÃO DA MACROCÉLULA PARA SAÍDA COMBINATÓRIA

A macrocélula da ATF750C/CL permite várias configurações.



Configuração para saída combinatória.

Na configuração com saída combinatória (a mais simples) o multiplexer de saída é configurado para a entrada combinatória.

O Sel3 (S3) é ligado permitindo a utilização dos termos produto provenientes do termo soma inferior, uma vez que o flip-flop Q1 correspondente não está a ser utilizado.

$$021 = I1 # !I2 & I3 # I4 # I5;$$

Troço em CUPL com ilustração duma saída combinatória.



Configuração para saída combinatória mais um flip-flop.

A configuração com saída combinatória mais um flip-flop interno (buried) pode ser usada quando o circuito inclui uma saída combinatória e uma variável registada (em Q1) que não tem de ser enviada para um pino de saída. Nesta configuração não é possível associar os termos produto do termo soma inferior aos do termo soma superior, pois estão a ser usados pelo flip-flop inferior (Q1).

Troço em CUPL com ilustração duma saída combinatória mais um flip-flop.





Configuração para saída sequencial (registered output).

A saída sequencial da Fig. faz uso do flip-flop superior Q0 que tem um caminho directo para o pino de saída (solução mais simples).

Os termos produto do OR inferior podem-se adicionar-se ao OR superior (o flip-flop inferior Q1 não está a ser usado).

Também é possível usar o flip-flop inferior Q1 mas a sua saída não tem um caminho directo para a saída, sendo necessário usar a realimentação para a matriz AND programável para ele poder aparecer numa saída combinatória.

O23.d = I1 # I2 & I3 # I4 # I5;

Troço em CUPL com ilustração duma saída sequencial.





Configuração para saída sequencial mais um flip-flop interno.

Nesta configuração o flip-flop superior Q0 gera uma saída registada e o inferior Q1 regista uma variável interna.

$$023Q1.d = I3 \& I4;$$

Troço em CUPL com ilustração duma saída sequencial mais um flip-flop interno.





Pino I/O usado como entrada apesar da utilização dos dois flip-flops internos (buried).

Na PAL ATF750C/CL as realimentações provêm directamente das saídas dos flip-flops, o que lhes permite serem usados sem estarem associados a qualquer pino I/O, libertando o pino I/O para poder ser usado como entrada.

Sempre que o pino I/O é usado para entrada (como neste exemplo), o buffer tri-state controlado por um termo produto é configurado (com 0) por forma a estar sempre inactivo, não gerando qualquer conflito com o valor à saída do flip-flop Q0 (superior).

Se o pino for configurado como saída, o buffer está sempre activo (com 1). A realimentação combinatória é feita a partir da saída do buffer, e só é possível se o pino for configurado como saída.

Através do controlo do buffer tri-state, é possível usar um pino I/O como bidireccional. Os pinos de saída incluem ainda um controlo para programação da polaridade.

```
pin 23 = 023
pinnode [34, 44] = [023Q1, 023Q0];

023Q0.d = 023 & I3;

023.oe = 'b'0; /* oe disabled para pino I/O ser usado como entrada */
023Q1.d = 023Q0 & I4;
```

Troço em CUPL com ilustração de um pino I/O usado como entrada apesar da utilização dos dois flip-flops internos (buried).





Saída combinatória com registo do valor no flip-flop interno.

Esta configuração ilustra a utilização de uma macrocélula com saída combinatória, em que o valor de saída é registado no flip-flop respectivo.

Nesta configuração, o segundo flip-flop pode ser usado ou não.

No exemplo da figura não foi utilizado, permitindo que os seus termos produto fossem usados no termo de soma superior.

```
O21 = I3 ;
O21.ck = CLK ;
O23.d = O21.dfb ;
```

Troço em CUPL com ilustração de uma saída combinatória com registo num flip-flop interno.



7-46

- 1. LSD-7 FLIP-FLOPS E PAL SEQUENCIAL
- 2. Célula de Memória Elementar
- 3. Latch S-R simples: Circuito Sequencial Básico
- 4. Latch S-R (Set-Reset)
- 5. Latch S-R (Set-Reset): Estado Proibido e Racing
- 6. Latch S-R com entradas Active-low
- 7. Latch S-R-E Controlado ou Síncronizado (Set-Reset com Enable)
- 8. Latch D
- 9. Flip-flop D Edge-triggered
- 10. Flip-flop D Edge-triggered
- 11. Impulsos de Relógio e Flip-flops Edge-triggered
- 12. Latch D e Flip-flop D
- 13. Diagrama de Estados
- 14. Flip-flop J-K edge-triggered
- 15. Flip-flop T edge-triggered
- 16. Fluxogramas dos Flip-flops Edge-triggered
- 17. Síntese de Flip-flops a partir de outros Flip-flops
- 18. Entradas Assíncronas
- 19. Flip-flops MSI da Família TTL
- 20. Caracterização Temporal de Flip-flops
- 21. Caracterização Temporal de Flip-flops
- 22. Sincronização Temporal
- 23. Ressalto (Bounce) de Comutadores
- 24. Debounce de Comutadores SPDT
- 25. Circuito Sequencial Iterativo



Instituto Superior de Engenharia de Lisboa

- 26. Estrutura Interna Duma PAL Sequencial
- 27. Símbolos Lógicos Tradicionais de Algumas GALs e PALs
- 28. PAL 16R8 Diagrama Lógico e Pin-out
- 29. PAL 16R6 Diagrama Lógico e Pin-out
- 30. Arquitectura Funcional Interna da PAL 22V10
- 31. Macrocélula de uma PAL 22V10
- 32. Configurações dos Pinos Terminais I/O da PAL 22V10
- 33. Variantes Programáveis da Estrutura da Macrocélula da PAL 22V10
- 34. Diagrama Lógico Funcional de uma Macrocélula da PAL ATF750
- 35. Arquitectura Interna de uma Macrocélula da PAL ATF750C/CL
- 36. Configuração da PAL ATF750C/CL em CUPL e Extensões Aplicáveis
- 37. Configuração dos Sinais de um Flip-flop e do seu Tipo
- 38. Atribuição de Nós e Pinos
- 39. Realimentações dos Nós e do Pino de cada Macrocélula
- 40. Realimentações dos Nós e do Pino de cada Macrocélula
- 41. Configuração da Macrocélula para Saída Combinatória
- 42. Configuração da Macrocélula para Saída Sequencial
- 43. Configuração da Macrocélula para Saída Sequencial mais um Flip-flop
- 44. Configuração da Macrocélula com Pino de I/O usado como Entrada
- 45. Configuração da Macrocélula para Saída Combinatória com Registo no Flip-flop
- 46. LSD 7 Índice 1
- 47. LSD 7 Índice 2

